Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/20.500.12872/56
Título : Diseño y simulación de filtro IIR Butterworth sobre FPGA
Autor : Muñoz Canales, Ricardo Alonso
Palabras clave : Procesamiento digital de señales
Diseño y simulación de filtro
Fecha de publicación : 2015
Editorial : Universidad de Ciencias y Humanidades
Resumen : En el Perú los filtros digitales se emplean mayormente sobre sistemas de cómputo y su aplicación sobre software de simulación de alto nivel y escasamente sobre hardware como son el micro-controlador o FPGA. Se presenta en este artículo el diseño un filtro rechaza banda entre las frecuencias de 330 y 400 Hz, el cual emplea 20 coeficientes, inviabilizando su implementación en un microcontrolador para las operaciones próximas a tiempo real, por ella se diseñan otras 2 etapas de procesos digitales en FPGA con un módulo de comunicación serial USART basado en el diseño de este último en máquinas de once estados.
Descripción : Presentado en el XXII Congreso Internacional de Ingeniería Eléctrica, Electrónica, Telecomunicaciones y Computación – INTERCON 2015, Ciudad de Huancayo del 03 al 07 de agosto.
URI : http://repositorio.uch.edu.pe/handle/uch/56
Aparece en las colecciones: Instituto de Investigación

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
munoz-canales-ricardo.pdfTexto completo369.81 kBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.