Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/20.500.12872/56
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorMuñoz Canales, Ricardo Alonso
dc.date.accessioned2016-04-08T09:24:30Z
dc.date.available2016-04-08T09:24:30Z
dc.date.issued2015
dc.identifier.urihttp://repositorio.uch.edu.pe/handle/uch/56es_ES
dc.descriptionPresentado en el XXII Congreso Internacional de Ingeniería Eléctrica, Electrónica, Telecomunicaciones y Computación – INTERCON 2015, Ciudad de Huancayo del 03 al 07 de agosto.es_ES
dc.description.abstractEn el Perú los filtros digitales se emplean mayormente sobre sistemas de cómputo y su aplicación sobre software de simulación de alto nivel y escasamente sobre hardware como son el micro-controlador o FPGA. Se presenta en este artículo el diseño un filtro rechaza banda entre las frecuencias de 330 y 400 Hz, el cual emplea 20 coeficientes, inviabilizando su implementación en un microcontrolador para las operaciones próximas a tiempo real, por ella se diseñan otras 2 etapas de procesos digitales en FPGA con un módulo de comunicación serial USART basado en el diseño de este último en máquinas de once estados.es_ES
dc.language.isospaes_ES
dc.publisherUniversidad de Ciencias y Humanidadeses_ES
dc.rightsinfo:eu-repo/semantics/openAccesses_ES
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/2.5/peen_PE
dc.sourceUNIVERSIDAD DE CIENCIAS Y HUMANIDADESes_ES
dc.sourceRepositorio Institucional - UCHes_ES
dc.subjectProcesamiento digital de señaleses_ES
dc.subjectDiseño y simulación de filtroes_ES
dc.titleDiseño y simulación de filtro IIR Butterworth sobre FPGAes_ES
dc.typeinfo:eu-repo/semantics/conferenceObjectes_ES
Aparece en las colecciones: Instituto de Investigación

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
munoz-canales-ricardo.pdfTexto completo369.81 kBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.